« Home « Kết quả tìm kiếm

Trac Nghiem Kts


Tóm tắt Xem thử

- Biểu thức đại số logic của ngõ ra Y là: a.
- Y = A + B A Y B Hình 2.1 63.
- Y = A + B A Y B Hình 2.2 64.
- Cho mạch hợp kênh 4→1 như hình 3.2, trong đó Io ÷ I3 là 4 kênh tín hiệu vào (data inputs), B và A là các ngõ vào điều khiển (select inputs) với A là LSB, G là ngõ vào cho phép (enable input), Y là ngõ ra.
- Ngõ ra Y kết nối với ngõ vào I0 b.
- Ngõ ra Y kết nối với ngõ vào I1 c.
- Ngõ ra Y kết nối với ngõ vào I3 d.
- Biểu thức đại số logic của ngõ ra Y là : a.
- 7 A Y B Hình 2.13 76.
- Cho sơ đồ mạch logic như hình 2.13a.
- Y = A + B A Y B Hình 2.13a 77.
- Cho sơ đồ mạch logic như hình 2.13b.
- Biểu thức đại số của Y là: Hình 2.13b a.Y = A.B b.
- Cho sơ đồ mạch logic như hình 2.13c.
- Biểu thức đại số của Y là: Hình 2.13c a.Y = A.B b.
- Cho sơ đồ mạch logic như hình 2.13d.
- Biểu thức đại số của Y là: Hình 2.13d a.Y = A.B b.
- Cho sơ đồ mạch logic như hình 2.14.
- Y = A + B Hình 2.14 81.
- Cho sơ đồ mạch logic như hình 2.15.
- 8 A Y B Hình 2.15 82.
- Cho sơ đồ mạch logic như hình 2.16.
- Y = A + B Hình 2.16 83.
- Cho sơ đồ mạch logic như hình 2.17.
- Y = A + B + C A B Y C Hình 2.17 84.
- Cho sơ đồ mạch logic như hình 2.18.
- Y = A + B + C A B Y C Hình 2.18 85.
- Cho sơ đồ mạch logic như hình 2.19.
- Y = (A+B)(C+D) A B Y C D Hình 2.19 86.
- Cho sơ đồ mạch logic như hình 2.20.
- Y = (A+B)(C+D) A B Y C D Hình 2.20 87.
- Cho sơ đồ mạch logic như hình 2.21.
- Cho mạch giải mã 24 như hình 3.6, trong đó G là ngõ vào cho phép (enable input), B, A là 2 ngõ vào điều khiển (select inputs) với A là LSB, Yo ÷ Y3 là các ngõ ra (data outputs).
- Cho mạch giải mã 24 như hình 3.7, trong đó G là ngõ vào cho phép (enable input), B, A là 2 ngõ vào điều khiển (select inputs) với A là LSB, Yo ÷ Y3 là các ngõ ra (data outputs).
- BA=00 thì trạng thái của các ngõ ra là :Biên soạn: Bộ môn Điện tử Công nghiệpĐề cương ôn thi liên thông môn chuyên ngành, hệ Cao đẳng - Đại học.
- Hàm G=f (x,y,z) được thực hiện bằng mạch giải mã nhị phân như hình 3.11 trong đó E là ngõ vào cho phép (enable input), C÷A là 3 ngõ vào điều khiển (select inputs) với A là LSB, Y0 ÷ Y7 là các ngõ ra (data outputs).
- Hàm G=f (x,y,z) được thực hiện bằng mạch giải mã nhị phân như hình 3.11 trong đó E là ngõ vào cho phép (enable input), C÷A là 3 ngõ vào điều khiển (select inputs) với A là LSB, Y0 ÷ Y7 là 8 ngõ ra (data outputs).
- Hàm G=f (x,y,z) được thực hiện bằng mạch giải mã nhị phân như hình 3.12 trong đó E là ngõ vào cho phép (enable input), C÷A là 3 ngõ vào điều khiển (select inputs) với A là LSB, Y0 ÷ Y7 là 8 ngõ ra (data outputs).
- 12 Hình 2.49 105.
- Cho sơ đồ mạch logic như hình 2.50.
- Cho sơ đồ mạch logic như hình 2.51.
- Cho sơ đồ mạch logic như hình 2.52.
- Cho sơ đồ mạch logic như hình 2.31.
- 14 Hình 2.45 a.
- Cho mạch logic như hình 2.46.
- Ngõ ra Y = A khi: Hình 2.46 a.
- Cho mạch logic như hình 2.53.
- Ngõ ra Y = A khi: Hình 2.53 a.
- Cho mạch logic như hình 2.54.
- Ngõ ra Y = A khi: Hình 2.54 a.
- Cho mạch logic như hình 2.35.
- Ngõ ra Y = A khi: Hình 2.35 a.
- Cho mạch logic như hình 2.35a.
- Ngõ ra Y = A khi: Hình 2.35a a.
- Cho mạch logic như hình 2.36.
- Ngõ ra Y = A khi:Biên soạn: Bộ môn Điện tử Công nghiệpĐề cương ôn thi liên thông môn chuyên ngành, hệ Cao đẳng - Đại học.
- 15 Hình 2.36 a.
- Cho mạch logic như hình 2.37.
- Ngõ ra Y = A khi: Hình 2.37 a.
- Cho mạch logic như hình 2.38.
- Ngõ ra Y = A khi: Hình 2.38 a.
- Cho mạch logic như hình 2.39.
- Ngõ ra Y = A khi: Hình 2.39 a.
- Cho mạch logic như hình 2.40.
- Ngõ ra Y = A khi: Hình 2.40 a.
- Cho mạch logic như hình 2.41.
- Ngõ ra Y = A khi: Hình 2.41 a.
- Cho mạch logic như hình 2.42.
- Ngõ ra Y = A khi: Hình 2.42 a.
- Cho mạch logic như hình 2.43.
- 16 Hình 2.43 a.
- Mạch không hoạt động, ngõ ra bằng 1Biên soạn: Bộ môn Điện tử Công nghiệpĐề cương ôn thi liên thông môn chuyên ngành, hệ Cao đẳng - Đại học.
- BA=10 thì trạng thái của các ngõ ra là :Biên soạn: Bộ môn Điện tử Công nghiệpĐề cương ôn thi liên thông môn chuyên ngành, hệ Cao đẳng - Đại học.
- Cho mạch giải mã 24 như hình 3.7, trong đó G là ngõ vào cho phép (enable input), B và A là 2 ngõ vào điều khiển (select inputs) với A là LSB, Yo ÷ Y3 là các ngõ ra (data outputs).
- Cho mạch giải mã 24 như hình 3.8, trong đó G là ngõ vào cho phép (enable input), B và A là 2 ngõ vào điều khiển (select inputs) với A là LSB, Yo ÷ Y3 là các ngõ ra (data outputs).
- Hàm G=f (x,y,z) được thực hiện bằng mạch giải mã nhị phân như hình 3.9 trong đó E là ngõ vào cho phép (enable input), C÷A là 3 ngõ vào điều khiển (select inputs) với A là LSB, Y0 ÷ Y7 là các ngõ ra (data outputs).
- Hàm G=f (x,y,z) được thực hiện bằng mạch giải mã nhị phân như hình 3.9 trong đó E là ngõ vào cho phép (enable input), C÷A là 3 ngõ vào điều khiển (select inputs) với A là LSB, Y0 ÷ Y7 làBiên soạn: Bộ môn Điện tử Công nghiệpĐề cương ôn thi liên thông môn chuyên ngành, hệ Cao đẳng - Đại học.
- 30 các ngõ ra (data outputs).
- Hàm G=f (x,y,z) được thực hiện bằng mạch giải mã nhị phân như hình 3.9 trong đó E là ngõ vào cho phép (enable input), C÷A là 3 ngõ vào điều khiển (select inputs) với A là LSB, Y0 ÷ Y7 là 8 ngõ ra (data outputs).
- Hàm G=f (x,y,z) được thực hiện bằng mạch giải mã nhị phân như hình 3.10 trong đó E là ngõ vào cho phép (enable input), C÷A là 3 ngõ vào điều khiển (select inputs) với A là LSB, Y0 ÷ Y7 là 8 ngõ ra (data outputs).
- Mạch cộng bán phần HA (Haft Adder) như hình 3.17:có biểu thức số nhớ C ở ngõ ra.
- Mạch cộng toàn phần FA như hình 3.18, có biểu thức tổng ở ngõ ra: a.S = ABC-1 b.S = A+B+C-1.
- Mạch cộng toàn phần FA như hình 3.18, có biểu thức số nhớ C ở ngõ ra: a.C = ABC-1 b.C = A+B+C-1 c.
- 36 Y0 A (MSB) Y1 B Y2 Y3 Hình 3.19283.
- 4 như hình 3.19.
- Y 1 = A ⊕ B Y0 A Y1 B Y2 Y3 Hình 3.20285.
- 4 như hình 3.20: a.
- Y 0 = A + B E Y0 A Y1 B Y2 Y3 Hình 3.21287.
- Cho mạch mã hoá như hình 3.23: a.
- Cho mạch mã hoá như hình 3.23.
- 43 Hình 3.24321.
- Cho MUX như hình 3.24 (A là MSB.
- Cho MUX như hình 3.24(A là MSB).
- Cho MUX như hình 3.24(A là MSB.
- Cho mạch phân kênh DeMux (A là MSB)như hình 3.25: a.Khi A = 1.
- B=1 thì ngõ ra Y3 = 1 b.
- B=1 thì ngõ ra Y3 = 0 c.
- B=1 thì ngõ ra Y3 = X d.
- B=1 thì ngõ ra Y0 = X331.
- Cho mạch phân kênh DeMux (A là MSB)như hình 3.25, cho A = 1

Xem thử không khả dụng, vui lòng xem tại trang nguồn
hoặc xem Tóm tắt