« Home « Chủ đề phép Logic

Chủ đề : phép Logic


Có 10+ tài liệu thuộc chủ đề "phép Logic"

[Điện Tử] Hệ Thống Đếm Cơ Số, Đại Số Boole phần 1

tailieu.vn

Hệ đếm. Hệ đếm là tập hợp các phương pháp gọi và biểu diễn các con số bằng các kí hiệu có giá trị số lượng xác định gọi là chữ số.. Ví dụ: 1991 (Hệ thập phân) 1111 (Hệ nhị phân) b. Ví dụ: Hệ đếm La mã I, II, III. Cơ số của hệ đếm. Trong đó: a...

[Điện Tử] Hệ Thống Đếm Cơ Số, Đại Số Boole phần 2

tailieu.vn

Vậy, dạng chính tắc thứ hai là dạng tích của các tổng số mà trong đó mỗi tổng số này chứa đầy đủ các biến Boole dưới dạng thật hoặc dạng bù.. Xét ví dụ 1: f(x 1 , x 2. x 1 + x 2 , Viết dưới dạng chính tắc 1:. Từ ví dụ trên ta thấy: Dạng...

[Điện Tử] Hệ Thống Đếm Cơ Số, Đại Số Boole phần 3

tailieu.vn

Tối thiểu hóa theo dạng chính tắc 2:. Vòng gom 2: x 2 .x 3 Vòng gom 1: x 1 x 1 ,x 2. Tối giản theo dạng chính tắc 1: Ta chỉ quan tâm đến những ô có giá trị bằng 1 và tùy định, như vậy sẽ có 2 vòng gom để phủ hết các ô có giá...

[Điện Tử] Hệ Thống Đếm Cơ Số, Đại Số Boole phần 4

tailieu.vn

Hình 3.20. Xét sơ đồ mạch đơn giản trên hình 3.20.. Sơ đồ hình a:. Sơ đồ hình b:. Cổng logic dùng BJT Cổng NOT (hình 3.21a). Cổng NOR (hình 3.21b. Hình 3.21.(a,b). Hình 3.21c. Trên hình 3.22 là sơ đồ mạch cổng NAND họ DTR.. Hình 3.22. D 1 , D 2 dẫn → D 3 , D 4...

[Điện Tử] Hệ Thống Đếm Cơ Số, Đại Số Boole phần 5

tailieu.vn

Ở trạng thái tắt.. Chuyển từ trạng thái tắt sang trạng thái dẫn.. Ở trạng thái dẫn.. Chuyển từ trạng thái dẫn sang tắt.. Đối với các phần tử logic họ TTL: tiêu thụ công suất của nguồn chủ yếu khi ở trạng thái tĩnh (đang dẫn hoặc đang tắt).. Đối với họ CMOS: chỉ tiêu thụ công suất chủ...

[Điện Tử] Hệ Thống Đếm Cơ Số, Đại Số Boole phần 6

tailieu.vn

Hình 3.65. Lúc đó ta có bảng trạng thái mô tả hoạt động của JKFF:. Phương trình logic của JKFF:. Hình 3.66. Nhận xét: JKFF là mạch điện có chức năng thiết lập trạng thái 0, trạng thái 1, chuyển đổi trạng thái và duy trì trạng thái căn cứ vào các tín hiệu đầu vào J, K và xung...

[Điện Tử] Hệ Thống Đếm Cơ Số, Đại Số Boole phần 7

tailieu.vn

Sơ đồ logic: hình 4.12.. Hình 4.12 Sơ đồ logic mạch giải mã từ 2 sang 4. Hình 4.13. Trường hợp chọn mức tích cực ở ngõ ra là mức logic 0 (mức logic thấp L): hình 4.14.. Hình 4.14. Mức tích cực ngõ là mức logic thấp. Sơ đồ logic:. Hình 4.15. Mạch giải mã 2 → 4 với...

[Điện Tử] Hệ Thống Đếm Cơ Số, Đại Số Boole phần 8

tailieu.vn

Mạch so sánh 1 bit. Là mạch thực hiện chức năng so sánh hai số nhị phân 1 bit.. Xét hai số nhị phân 1 bit a và b. Về phương diện mạch điện, mạch so sánh 1 bit có 2 ngõ vào và 3 ngõ ra. Các ngõ vào a, b là các bít cần so sánh. các ngõ...

[Điện Tử] Hệ Thống Đếm Cơ Số, Đại Số Boole phần 9

tailieu.vn

Xung vào Trạng thái hiện tại Trạng thái kế tiếp. 1 0 1 0 Giản đồ thời gian của mạch hình 5.3b:. Hình 5.4b. Giản đồ thời gian mạch hình 5.3b. Bảng trạng thái hoạt động của mạch hình 5.3b. Đây là bộ đếm nối tiếp, theo mã BCD 8421, có dung lượng đếm khác 2 n. Vậy bộ đếm...

[Điện Tử] Hệ Thống Đếm Cơ Số, Đại Số Boole phần 10

tailieu.vn

Bộ nhớ chỉ đọc. Chỉ cho phép đọc dữ liệu trong ROM ra ngoài mà không cho phép dữ liệu ghi dữ liệu từ bên ngoài vào trong bộ nhớ.. Bộ nhớ tĩnh là loại bộ nhớ lưu trữ dữ liệu cho đến khi mất điện áp cung cấp mà không cần làm tươi dữ liệu bên trong. Bộ nhớ...